Synopsys正在致力于建设其完整的RISC-V生态系统
Synopsys似乎正在致力于建设其完整的RISC-V生态系统,上周悄然收购了Imperas Software。Imperas是由EDA行业资深人士Simon Davidmann于2005年创立的公司,已成为提供开发软件多处理器核设备工具的关键参与者,拥有从RISC-V到Arm、Imagination、MIPS、PowerPC、Arc等处理器的准确模型库。
本文引用地址://www.cghlg.com/article/202312/454186.htm虽然Imperas涉及所有关键架构的模拟、调试和测试,但其在开发新方法以解决RISC-V新兴专业知识方面的专长对Synopsys来说尤为重要,尤其是考虑到其最近进入ARC-V处理器的RISC-V世界。Imperas最近宣布,已将Tenstorrent Ascalon处理器核心添加到Imperas的RISC-V模型库中,并与MIPS、Ventana Micro、Dolphin Design等进行了RISC-V应用的其他合作。
除了Imperas网站上的一份声明称其现在是Synopsys的一部分之外,还没有对交易的官方公告。Synopsys发布了以下准备好的言论:
“12月12日,Synopsys收购了Imperas,Imperas是一家提供RISC-V处理器模型、RISC-V验证解决方案和用于软件模拟的虚拟原型的公司。此次交易扩展了Synopsys的RISC-V验证和验证解决方案,以满足客户对其基于RISC-V的先进SoC和多芯片系统的早期软件开发和功能验证的需求。Imperas加入了Synopsys的系统软件组(属于系统设计组)。未透露更多详细信息和财务条款。”
此外,Synopsys系统设计组总经理Ravi Subramanian在准备好的言论中表示:
“随着在汽车、消费者和高性能计算等多个市场中朝着软件定义产品的发展,系统和半导体公司正在设计为特定软件工作负载进行优化的定制计算解决方案。通过收购Imperas,Synopsys正在为Arm和RISC-V CPU提供超快速处理器建模技术,从而增强其虚拟原型和硬件辅助验证解决方案。这一联合解决方案能够实现更早的软件开发和测试,以及加速CPU中心系统的验证。”
在EDA和Verilog演变中的成功经历
Imperas创始人Davidmann在电子设计自动化行业有着辉煌的业绩,而这并非他首次向Synopsys出售公司。事实上,自20世纪80年代初以来,他创立或成为重要成员的每家公司都被更大的EDA工具公司之一收购:
Gateway Design Automation于1991年被Cadence收购
Chronologic Simulation(开发VCS的公司)于1995年被Viewlogic出售,并随后被Synopsys收购
Ambit Design Systems于1998年以2.8亿美元的价格被Cadence收购
Co-Design Automation于1998年成立,由Davidmann共同创立,以超集Verilog的形式设计了Superlog语言,并将其制定为IEEE标准,称为SystemVerilog。该公司于2002年被Synopsys收购
Imperas最初是由Davidmann于2005年创立的,后来他在2008年作为原始投资者之一失去了对进一步资金的兴趣,于2008年领导了一次管理收购。
Davidmann参与了Verilog HDL的演变,这不是他首次与Synopsys合作。他曾在Brunel大学和Cirrus Logic担任研究员,参与了HILO 2的Verilog演变。作为Cirrus-USA的应用经理,他支持了早期使用HILO的客户,包括Gateway的创始人Prabhu Goel和Chi-lai Huang在Wang Labs的工作。他在Gateway的技术经理职务上推动了Verilog在欧洲的推广,并在Chronologic Simulation的欧洲副总裁职务上推广了VCS。他还在Synopsys的副总裁职务上推动了SystemVerilog的标准化。
作为涉及Verilog HDL多个阶段的关键人物之一,Davidmann在ACM编程语言历史会议上合著了一篇技术论文,于2020年6月发表,题为“Verilog HDL及其祖先和后裔”。
评论