新闻中心

EEPW首页 > 模拟技术 > 新品快递 > IDT VersaClock 5®功耗降低 50%

IDT VersaClock 5®功耗降低 50%

作者: 时间:2014-03-13 来源:电子产品世界 收藏

   的多路输出、低功耗计时解决方案拥有低于 0.7 皮秒的相位抖动和出色的设计灵活性,是成本敏感型、低功耗消费类和低抖动通信应用的理想选择

本文引用地址://www.cghlg.com/article/234677.htm

  拥有模拟和数字领域的优势技术、提供领先的混合信号半导体解决方案的供应商 ® 公司日前宣布,凭借 VersaClock 5 可编程时钟发生器产品系列巩固了其在计时市场的领导地位。该产品系列拥有同类最佳的抖动性能,相比竞争器件仅需一半功耗。 的多路输出计时解决方案通过出色的设计灵活性强化了系统组件,使其成为成本敏感型、低功耗消费类和低抖动通信应用的理想选择。

   是一个内置于系统的可编程时钟发生器,拥有四个通用的输出组,在不同的输出模式中能够生成高达 350 MHz 的独立频率。高度集成的器件整合了四个差分的或八个单端的时钟发生器,并能够存储多达四种不同的配置设置,帮助减少板面积和物料清单。这款新器件在 12 kHz 到 20 MHz 的全部积分范围内 RMS 相位抖动低于 0.7 皮秒,可满足 PCI Express® Gen 1/2/3、USB 3.0 和 1G/10G 以太网对抖动的严苛需求。高性能的时钟发生器可在低于 100 mW 的内核功率上运行(相比竞争器件低 50%),帮助缓解系统散热压力、降低运行功率消耗,并延长电池寿命。

产品的数据表链接:http://datasheet.eepw.com.cn/datasheet/show/id/3121094

  IDT 公司副总裁兼时钟与同步部门总经理 Christian Kermarrec 表示:“VersaClock 5 是同类最佳、完整的时钟树解决方案,适用于低功耗消费类和低抖动通信时钟应用。设计时钟树是一个复杂的过程,晶体振荡器选用常用固定频率和易采购要求,又常常导致这一过程更为复杂。凭借在频率和输出配置、晶体集成和世界级支持工具方面的内在灵活性,VersaClock 5 解决了这些问题。”

   四个通用输出组中的每一个都可以被独立配置为 HCSL、、LVDS或双重  输出。驱动每个输出组的小数输出分频器可以通过 I2C 被轻松编程,器件同步在系统中运行并参与系统调谐和冗余测试。无限制的系统内重新编程通过 I2C 都是可能实现的,然而,四组一次性可编程非易失性存储器为多项目存储整合或在现场和生产中的设计改变提供灵活性。根据要求,器件可以在出厂时就被编程为客户所需要的配置。

  高集成度、灵活性和高性能使得系统设计人士能够满足大多数应用的需要,例如:消费类、网络、计算、工业、通信、广播视频和医疗。新器件受 IDT 的 Timing Commander™ 软件平台全面支持,使得工程师能够通过一个直观、省时的图形用户界面(GUI)来设置和编程他们的器件。可以提供大多数常见应用的开发前配置文件。

  供货

  IDT 5P49V5901 在 IDT 主要的分销商处都有库存。器件采用 24-lead 4 x 4 mm VFQFPN 封装,每 10,000 单元价格为 4.50 美元。

分频器相关文章:分频器原理


评论


相关推荐

技术专区

关闭