新闻中心

EEPW首页 > 嵌入式系统 > 设计应用 > 单片机系统抗干扰性能方面分析方案

单片机系统抗干扰性能方面分析方案

作者: 时间:2012-06-08 来源:网络 收藏

2.影响EMC的因数

(1)电压。

电源电压越高,意味着电压振幅越大,发射就更多,而低电源电压影响敏感度。

(2)频率。高频产生更多的发射,周期性信号产生更多的发射。在高频中,当器件开关时产生电流尖峰信号;在模拟中,当负载电流变化时产生电流尖峰信号。

(3)接地。在所有EMC问题中,主要问题是不适当的接地引起的。有三种信号接地方法:单点、多点和混合。在频率低于1MHz时,可采用单点接地方法,但不适宜高频;在高频应用中,最好采用多点接地。混合接地是低频用单点接地,而高频用多点接地的方法。地线布局是关键,高频数字电路和低电平模拟电路的接地电路绝不能混合。

(4)PCB设计。适当的印刷电路板(PCB)布线对防止EMI是至关重要的。

(5)电源去耦。当器件开关时,在电源线上会产生瞬态电流,必须衰减和滤掉这些瞬态电流。来自高di/dt源的瞬态电流导致地和线迹“发射”电压,高di/dt产生大范围的高频电流,激励部件和线缆辐射。流经导线的电流变化和电感会导致压降,减小电感或电流随时间的变化可使该压降最小。

3.称量仪表对抗干扰与复杂工况处理的硬件要求

在硬件上我们要求仪表厂家必须具有以下措施:

(1)PCB及电路抗干扰措施

印刷电路板的抗干扰设计与具体电路有着密切的关系,这里仅就PCB抗干扰设计的几项常用措施作一些说明。

①电源线设计

根据印刷线路板电流的大小,尽量加粗电源线宽度,减少环路电阻;同时,使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。

②地线设计

设计中,接地是控制干扰的重要方法。如能将接地和屏蔽正确结合来使用,可解决大部分干扰问题。系统中地线结构大致有系统地、机壳地(屏蔽地)、数字地(逻辑地)和模拟地等。

在地线设计中应注意以下几点:

a.正确选择单点接地与多点接地。在低频电路中,信号的工作频率小于1MHz,它的布线和器件间的电感影响较小,而接地电路形成的环流对干扰影响较大,因而采用一点接地的方式。当信号工作频率大于10MHz,地线阻抗变得很大,此时应尽量降低地线阻抗,应采用就近多点接地。当工作频率在1~10MHz时,如果采用一点接地,其地线长度不应超过波长的1/20,否则应采用多点接地法。

b.数字地与模拟地分开。电路板上既有高速逻辑电路,又有线性电路,应使它们尽量分开,而两者的地线不要相混,分别与电源端地线相连。低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地;高频元件周围尽量用栅格状大面积地箔,要尽量加大线性电路的接地面积。

C.接地线应尽量加粗。若接地线用很细的线条,则接地电位会随电流的变化而变化,致使电子产品的定时信号电平不稳,抗噪声性能降低。

因此应将接地线尽量加粗,使它能通过三倍于印刷电路板的允许电流。如有可能,接地线的宽度应大于3mm。

d.接地线构成闭环路。设计只由数字电路组成的印刷电路板的地线系统时,将接地线做成闭路可以明显地提高抗噪声能力。其原因在于:印刷电路板上有很多集成电路元件,尤其遇有耗电多的元件时,因受接地线粗细的限制,会在地线上产生较大的电位差,引起抗噪声能力下降;若将接地线构成环路,则会缩小电位差值,提高电子设备的抗噪声能力。

③退耦电容配置

PCB设计的常规做法之一,是在印刷板的各个关键部位配置适当的退耦电容。退耦电容的一般配置原则是:

a.电源输入端跨接10~100μF的电解电容器。如有可能,接100μF以上的更好。

b.原则上每个集成电路芯片都应布置一个0.01pF的瓷片电容。如遇印刷板空隙不够,可每4~8个芯片布置一个1~10pF的钽电容。

c.对于抗噪声能力弱、关断时电源变化大的器件,如RAM、ROM存储器件,应在芯片的电源线和地线之间直接接入退耦电容。

d.电容引线不能太长,尤其是高频旁路电容不能有引线。

此外,还应注意以下两点:

a.在印刷板中有接触器、继电器、按钮等元件时,操作它们时均会产生较大火花放电,必须采用RC电路来吸收放电电流。一般R取1~2kΩ,C取2.2~47μF。

b.CMOS的输入阻抗很高,且易受感应,因此在使用时,对不用端要接地或接正电源。



评论


相关推荐

技术专区

关闭